Подавление дребезга кнопки при помощи единственного логического элемента

При рассмотрении Рисунка 1 видно, что при нажатии на кнопку S1 схема продуцирует один импульс, который очищен от дребезга. При этом ток, который используется схемой, является током цепи логического питания, проходящий через внешний подтягивающий резистор R2 . Даная схема может быть применена, если необходимо зафиксировать момент нажатия клавиши на приборе с отсутствующим питанием в системе, вышедшей из состояния ожидания.

Принцип функционирования данной схемы

Предположим, что кнопка S1 еще не была нажата, и конденсатор C1 заряжен. В данном состоянии системы поддерживаемый R1 высокий уровень на входе IC1 устанавливает на выходе инвертора уровень VSS (земли), результат – микросхема почти не нуждается в энергии, вследствие чего напряжение VOUT стабильно близко к уровню 5 В. Однако когда происходит нажатие S1 , конденсатор C1 стремительно теряет заряд, и выходное напряжение IC1 поднимается до уровня VDD.

В данных условиях выходной каскад IC1 является полностью открытым, микросхема проводит ток, и уровень VOUT снижается почти до 0 В на период, необходимый для зарядки C1 через R1 до такого уровня напряжения, который позволят выходному уровню IC1 снова стать равным с VSS. После этого IC1 останавливает потребление тока. В итоге нагрузка на VDD пропадает, и уровень напряжения на VOUT снова становится высоким. Диоды D1 … D3 и резистор R3 сдвигают уровень VOUT  для максимальной  совместимости с уровнями КМОП логики.

Источник: rlocman.ru

Задать вопрос